最新試題
設(shè)計一個帶復(fù)位端且對輸入時鐘clk進(jìn)行二分頻模塊,設(shè)計要求:復(fù)位信號為同步、高電平有效,時鐘的下降沿觸發(fā)。
題型:問答題
設(shè)計一帶異步復(fù)位端、異步置數(shù)段(低電平有效)的四位加法計數(shù)器,時鐘clk上升沿有效),復(fù)位信號clr,置數(shù)信號load、輸入數(shù)據(jù)data、輸出qout。
題型:問答題
半加器的程序如下,補(bǔ)全程序。
題型:問答題
編寫一個2選1多路器。(輸入a,b;輸出out;輸出由sl電平控制0是a、1是b)。
題型:問答題
設(shè)計一奇偶校驗位生成電路,輸入八位總線信號bus,輸出及校驗位odd,偶校驗位even。
題型:問答題
設(shè)計一個順序脈沖。
題型:問答題
用Veriog描述帶清零端的4位寄存器。
題型:問答題
四位全加器程序如下,補(bǔ)全程序。
題型:問答題
設(shè)計一個3‐8譯碼器。
題型:問答題
設(shè)計一個D觸發(fā)器。
題型:問答題