最新試題
設計一帶異步復位端、異步置數(shù)段(低電平有效)的四位加法計數(shù)器,時鐘clk上升沿有效),復位信號clr,置數(shù)信號load、輸入數(shù)據(jù)data、輸出qout。
題型:問答題
下面是一個三態(tài)門的程序,其中使能端為en,低電平時,三態(tài)門屬于高阻狀態(tài)。請把缺少的部分補充完整。
題型:問答題
利用Verilog代碼設計4位全加器。輸入信號:被加數(shù)a[3:0];加數(shù)b[3:0];低位進位cin.輸出信號:和數(shù)s[3:0];進位co。
題型:問答題
設計一奇偶校驗位生成電路,輸入八位總線信號bus,輸出及校驗位odd,偶校驗位even。
題型:問答題
觸發(fā)器設計程序如下,補全程序。
題型:問答題
編寫一個帶預置位,清零輸入,上跳沿觸發(fā)的邊沿觸發(fā)器的Verilog 代碼。其邏輯功能表以及電路符號如下圖所示。
題型:問答題
設計一個8‐3編碼器。
題型:問答題
使用verilog設計一個七段數(shù)碼管譯碼器。
題型:問答題
設計一個4位計數(shù)器。
題型:問答題
利用Verilog語言設計一位半加法器。輸入信號:被加數(shù)a;加數(shù)b;輸出信號:和數(shù)sum;進位count。
題型:問答題