單項選擇題

現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:

下面通過層次調(diào)用的方式進行邏輯實現(xiàn)中的表達式正確的是()。

A.addbit U0(r1[0],r2[0],ci,result[0],cl)
B.addbit (r1[0],r2[0],ci,result[0],c1)
C.addbit U0(ci,r1[0],r2[0],cl,result[0])
D.addbit (r1,r2,ci,result,c1)


您可能感興趣的試卷

你可能感興趣的試題

3.單項選擇題

?TTL或非門組成的邏輯電路如圖所示,當輸入為以下哪種狀態(tài)時會出現(xiàn)冒險現(xiàn)象?()

A.A =1,B =0,D =0
B.A =0,B =1,D =1
C.A =1,B =1,D =0
D.A =0,B =1,C =1

最新試題

用作電壓放大器時,CS放大器不合適的參數(shù)為()。?

題型:單項選擇題

?已知Nexys4開發(fā)板外部時鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時鐘信號頻率為1Hz,若采用計數(shù)器對100MHz的外部時鐘分頻得到1Hz的秒信號,請問該計數(shù)器至少需要多少位?()

題型:單項選擇題

可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()

題型:多項選擇題

?CD放大器的性能特征有()。?

題型:多項選擇題

?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。

題型:單項選擇題

?在verilogHDL的數(shù)字表達方式用,和十進制數(shù)127表示的數(shù)字相同的表達方式有()。

題型:多項選擇題

在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。

題型:單項選擇題

?CG放大器的性能描述合理的是()。

題型:單項選擇題

CG放大器具有較()的輸入電阻和較()的輸出電阻。?

題型:單項選擇題

現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進行邏輯實現(xiàn)中的表達式正確的是()。

題型:單項選擇題