如圖所示,電路中已知T1、T2均為硅管,UBE1=UBE2=0.7V,RC1=RC2=3.8KΩ,RB1=RB2=1KΩ,RE=5.1KΩ,VCC=1.5V,VEE=-12V,β1=β2=50
試計算:
(1)靜態(tài)工作點的值;
(2)差模電壓放大倍數(shù)、共模電壓放大倍數(shù)及共模抑制比;
(3)差模輸入電阻、共模輸入電阻及輸出電阻。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
?已知Nexys4開發(fā)板外部時鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時鐘信號頻率為1Hz,若采用計數(shù)器對100MHz的外部時鐘分頻得到1Hz的秒信號,請問該計數(shù)器至少需要多少位?()
?CS放大器中引入源極電阻RS,其作用有()。?
CG放大器具有較()的輸入電阻和較()的輸出電阻。?
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進(jìn)行傳輸(注意圖中未畫出電容),要實現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
?10進(jìn)制計數(shù)器模塊在數(shù)字鐘系統(tǒng)中可作為以下哪些模塊的子模塊?()
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實現(xiàn)中的表達(dá)式正確的是()。