A.差模放大倍數(shù)值增大
B.差模輸入電阻增大
C.抑制共模信號能力增強
您可能感興趣的試卷
你可能感興趣的試題
A.電流放大
B.恒流作用
C.交流傳輸
A.共集電極電路
B.共發(fā)射極電路
C.共基極電路
A.共基極電路
B.阻容耦合電路
C.互補對稱電路
A.2000
B.2500
C.4000
D.5000
A.20
B.30
C.40
D.50
最新試題
CD放大器因為源極輸出信號幾乎與柵極輸入信號變化一致,因此被稱為“源極跟隨器”。
?verilogHDL中已經(jīng)預先定義了的門級原型的符號有()。
?已知Nexys4開發(fā)板外部時鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時鐘信號頻率為1Hz,若采用計數(shù)器對100MHz的外部時鐘分頻得到1Hz的秒信號,請問該計數(shù)器至少需要多少位?()
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
以下哪個MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號處理系統(tǒng)的最后一級??()
可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
?在verilogHDL的數(shù)字表達方式用,和十進制數(shù)127表示的數(shù)字相同的表達方式有()。
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進行傳輸(注意圖中未畫出電容),要實現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
?verilogHDL的基本結(jié)構(gòu)中通常需要進行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。
?電路如圖所示,如果電容C2開路,則MOSFET的漏極直流電壓將會(),漏極交流電壓將會(),增益將會()。