A.A+A!=1
B.A+BC=(A+B)(A+C)
C.A+A!B=A!+B
D.A+AB=A
您可能感興趣的試卷
你可能感興趣的試題
A.可以處理各類(lèi)連續(xù)變化的信號(hào)
B.可以放大小信號(hào)
C.可以處理在數(shù)值上和時(shí)間上不連續(xù)的信號(hào)
D.可以做電壓放大或功率放大
A.真值表
B.邏輯圖
C.函數(shù)式
D.電路圖
A.L=B
B.L=AB
C.L=A
D.L=A+B
A.L=B
B.L=AB
C.L=A
D.L=A+B
A.3v—18v
B.25v
C.220v
D.1.5v
最新試題
以下哪個(gè)MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號(hào)處理系統(tǒng)的最后一級(jí)??()
?在使用verilog描述一個(gè)二選一的數(shù)據(jù)選擇器時(shí),使用一條語(yǔ)句來(lái)進(jìn)行描述assign out1=(sel &b)∣(~sel &a),這條語(yǔ)句對(duì)應(yīng)的是()。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
?若某放大器的輸入信號(hào)為電壓信號(hào),輸出信號(hào)為電流信號(hào),則以下描述正確的有()。?
?verilogHDL中已經(jīng)預(yù)先定義了的門(mén)級(jí)原型的符號(hào)有()。
CG放大器具有較()的輸入電阻和較()的輸出電阻。?
現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來(lái)自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號(hào)和中間變量的定義:下面通過(guò)層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。
用作電壓放大器時(shí),CS放大器不合適的參數(shù)為()。?
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
MOSFET做放大器,要想正常工作只需用電路提供合理的偏置使其工作在飽和區(qū)即可。???