分析下圖所示的反饋電路:
(1)判斷電路中的反饋組態(tài),反饋網(wǎng)絡(luò)包括哪些元件?
(2)在深度負(fù)反饋條件下,計(jì)算電壓增益Auf的值。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
?CG放大器的性能描述合理的是()。
現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。
?數(shù)字頻率計(jì)采用4個(gè)數(shù)字的BCD碼計(jì)數(shù)器,若采樣時(shí)間0.01s,那么它能夠測量的最大頻率是多少?()
?已知Nexys4開發(fā)板外部時(shí)鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時(shí)鐘信號頻率為1Hz,若采用計(jì)數(shù)器對100MHz的外部時(shí)鐘分頻得到1Hz的秒信號,請問該計(jì)數(shù)器至少需要多少位?()
CG放大器因其輸入電阻過小,因此沒什么用處。
當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進(jìn)行傳輸(注意圖中未畫出電容),要實(shí)現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?