A.結(jié)構(gòu)體對應(yīng)的實體的端口表中
B.結(jié)構(gòu)體中關(guān)鍵詞BEGIN前
C.結(jié)構(gòu)體中關(guān)鍵詞BEGIN后
D.程序包(PACKAGE)
您可能感興趣的試卷
你可能感興趣的試題
A.結(jié)構(gòu)體(ARCHITECTURE)
B.進(jìn)程(PROCESS)中的關(guān)鍵詞BEGIN前
C.進(jìn)程(PROCESS)中的關(guān)鍵詞BEGIN后
D.程序包(PACKAGE)
A.ARCHITECTURE
B.ENTITY
C.PROCESS
D.PACKAGE
A.順序
B.并行
C.即可順序也可并行
D.無法確定
A.行為、元件及連接關(guān)系
B.元件、子程序、公用數(shù)據(jù)類型
C.名稱和端口的引腳等
D.可編譯的設(shè)計單元
A.行為、元件及連接關(guān)系
B.元件、子程序、公用數(shù)據(jù)類型
C.名稱和端口的引腳等
D.可編譯的設(shè)計單元
最新試題
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
什么是觸發(fā)器的不定狀態(tài),如何避免不定狀態(tài)的出現(xiàn)?
什么是觸發(fā)器的空翻現(xiàn)象,如何避免空翻?
以下哪個編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
TTL與非門輸出高電平的參數(shù)規(guī)范值是()
要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號JK就為()。
TTL與非門輸出低電平的參數(shù)規(guī)范值是()
用1M×4的DRAM芯片通過()擴(kuò)展可以獲得4M×8的存儲器。
TTL與非門閾值電壓UT的典型值是()
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。