A.0F0A9H;0;1
B.0F0ABH;1;3
C.0F0A9H;1;3
D.0F0ABH;1;0
您可能感興趣的試卷
你可能感興趣的試題
執(zhí)行完下列程序段后,AX=()
MOV DX,8F70H
MOV AX,54EAH
OR AX,DX
AND AX,DX
NOT AX
XOR AX,DX
ROR AX, 1
A.0FFFF0H
B.0FFFFH
C.0000H
D.0001H
設(shè)(BX)=9C27H,執(zhí)行下列指令序列后,BX寄存器的內(nèi)容是()
MOV CL,5
SAR BX,CL
A.04E1H
B.80E1H
C.0FCE1H
D.0B00H
A.(10610H)=12H,(10611H)=34H
B.(10610H)=34H,(10611H)=12H
C.(1060EH)=12H,(1060FH)=34H
D.(1060EH)=34H,(1060FH)=12H
A.0FFFF0H
B.0FFFFH
C.0000H
D.0001H
A.彌補(bǔ)主存的存取速度不足
B.縮短主存的讀寫周期
C.彌補(bǔ)主存容量不足的缺陷
D.減少CPU訪問內(nèi)存的次數(shù)
最新試題
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
I2C總線的通信速率僅由主機(jī)確定。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
I2C總線的兩條信號(hào)線的名稱是()和()。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。