A.彌補(bǔ)主存的存取速度不足
B.縮短主存的讀寫周期
C.彌補(bǔ)主存容量不足的缺陷
D.減少CPU訪問內(nèi)存的次數(shù)
您可能感興趣的試卷
你可能感興趣的試題
根據(jù)下面定義的數(shù)據(jù)段:
DSEG SEGMENT
DAT1 DB '1234'
DAT2 DW 5678H
DAT3 DD 12345678H
ADDR EQU DAT3–DAT1
DSEG ENDS
執(zhí)行指令MOV AX, ADDR后,AX寄存器中的內(nèi)容是()
A.5678H
B.0008H
C.0006H
D.0004H
A.0,0
B.0,1
C.1,0
D.1,1
A.–36D
B.92D
C.–28D
D.5CH
A.擴(kuò)大主存容量
B.解決CPU和主存之間的速度匹配問題
C.提高存儲器的可靠性
D.以上均不對
A.順序
B.先進(jìn)先出
C.只讀
D.先進(jìn)后出
最新試題
在I2C總線中,應(yīng)答信號始終由從機(jī)發(fā)出。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個(gè)字節(jié)的各位分別存儲在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
SPI總線有四工作模式,取決于()和()這兩位的組合。
10號DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()