設(shè)(BX)=9C27H,執(zhí)行下列指令序列后,BX寄存器的內(nèi)容是()
MOV CL,5
SAR BX,CL
A.04E1H
B.80E1H
C.0FCE1H
D.0B00H
您可能感興趣的試卷
你可能感興趣的試題
A.(10610H)=12H,(10611H)=34H
B.(10610H)=34H,(10611H)=12H
C.(1060EH)=12H,(1060FH)=34H
D.(1060EH)=34H,(1060FH)=12H
A.0FFFF0H
B.0FFFFH
C.0000H
D.0001H
A.彌補(bǔ)主存的存取速度不足
B.縮短主存的讀寫周期
C.彌補(bǔ)主存容量不足的缺陷
D.減少CPU訪問內(nèi)存的次數(shù)
根據(jù)下面定義的數(shù)據(jù)段:
DSEG SEGMENT
DAT1 DB '1234'
DAT2 DW 5678H
DAT3 DD 12345678H
ADDR EQU DAT3–DAT1
DSEG ENDS
執(zhí)行指令MOV AX, ADDR后,AX寄存器中的內(nèi)容是()
A.5678H
B.0008H
C.0006H
D.0004H
A.0,0
B.0,1
C.1,0
D.1,1
最新試題
SPI總線有四工作模式,取決于()和()這兩位的組合。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
按照是否需要刷新操作分類,RAM可分為()和()。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。