您可能感興趣的試卷
你可能感興趣的試題
A.DATA1DW1856H
B.DATA1DB18H,56H
C.DATA1EQU5618H
D.DATA1DB18H,00H,56H,00H
A.中斷向量地址的高8位
B.中斷向量地址的高5位
C.中斷向量的高5位
D.中斷向量號的高5位
A.數(shù)據(jù)輸入緩沖器和狀態(tài)寄存器
B.控制寄存器和狀態(tài)寄存器
C.數(shù)據(jù)輸入緩沖器和控制寄存器
D.數(shù)據(jù)輸出緩沖器的控制寄存器
A.2002H,00H
B.1FFEH,00H
C.1FFEH,20H
D.2002H,20H
A.MOV.EAX,10H
B.IN.EAX,DX
C.MOV.[EBX][EBP],10H
D.MOV.EBX,OFFSET[EBX][ESI]
最新試題
中斷系統(tǒng)的目的包括下列的()。
對于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實際需要來設(shè)計存儲器的容量。
輸入還是輸出所用到的地址總是對端口而言的,也是對接口部件而言的。
8086系統(tǒng)采用存儲器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
已知BX的內(nèi)容為無符號數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號來實現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
通常,數(shù)據(jù)總線寬度和計算機(jī)的()一致。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對應(yīng)同一個端口地址。但是,狀態(tài)端口和控制端口不常用同一個端口地址。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級問題。