A.2002H,00H
B.1FFEH,00H
C.1FFEH,20H
D.2002H,20H
您可能感興趣的試卷
你可能感興趣的試題
A.MOV.EAX,10H
B.IN.EAX,DX
C.MOV.[EBX][EBP],10H
D.MOV.EBX,OFFSET[EBX][ESI]
A.XORAL,AL
B.ORAL,00H
C.ANDAL,00H
D.SUBAL,AL
A.2
B.4
C.6
D.8
A.程序計(jì)數(shù)器PC是控制程序有序執(zhí)行的關(guān)鍵性部件。
B.堆棧的進(jìn)出原則是先進(jìn)后出,而指令隊(duì)列的進(jìn)出原則則是先進(jìn)先出。
C.輸入/輸出指令是任何微處理器必有的指令
D.CPU由運(yùn)算器和控制器組成
A.編譯程序
B.匯編程序
C.解釋程序
D.目標(biāo)程序
最新試題
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
中斷系統(tǒng)的目的包括下列的()。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
已知BX的內(nèi)容為無(wú)符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
對(duì)于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。