A.SI
B.DI
C.BP
D.BX
您可能感興趣的試卷
你可能感興趣的試題
A.8253
B.8255
C.8288
D.8282
A.4
B.8
C.16
D.32
A.地址總線
B.數(shù)據(jù)總線
C.控制總線
D.狀態(tài)總線
A.28H
B.29H
C.2AH
D.2BH
A.IRQ3
B.IRQ5
C.IRQ0
D.IRQ4
最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()