A.0~65535
B.0~65536
C.-32768~+32767
D.-65536~+66536
您可能感興趣的試卷
你可能感興趣的試題
A.0~255
B.0~256
C.0~128
D.0~127
A.符號(hào)名
B.變量名
C.標(biāo)號(hào)
D.常量名
A.ADD EAX,1
B.DEC DX
C.XOR CX,AX
D.LEA EDX,MSG
A.AL=1,ZF=1
B.AL=0,ZF=0
C.AL=1,ZF=0
D.AL=0,ZF=1
A.AF,PF,CF
B.OF,AF,CF
C.OF,PF,CF
D.OF,AF,PF
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
I2C總線的兩條信號(hào)線的名稱是()和()。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
I2C總線的通信速率僅由主機(jī)確定。