A.符號名
B.變量名
C.標(biāo)號
D.常量名
您可能感興趣的試卷
你可能感興趣的試題
A.ADD EAX,1
B.DEC DX
C.XOR CX,AX
D.LEA EDX,MSG
A.AL=1,ZF=1
B.AL=0,ZF=0
C.AL=1,ZF=0
D.AL=0,ZF=1
A.AF,PF,CF
B.OF,AF,CF
C.OF,PF,CF
D.OF,AF,PF
A.AF,PF,CF
B.OF,AF,CF
C.OF,PF,CF
D.OF,AF,PF
A.OF=CF=0
B.OF=0,CF=1
C.OF=1,CF=0
D.OF=1,CF=1
最新試題
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個(gè)字節(jié)的各位分別存儲在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
按照是否需要刷新操作分類,RAM可分為()和()。
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。