將十進(jìn)制數(shù)
(1)―52
(2)―127
化成二進(jìn)制數(shù),再寫(xiě)出各自的原碼、反碼、補(bǔ)碼表示(符號(hào)位和數(shù)值位共8位)。
您可能感興趣的試卷
你可能感興趣的試題
下圖為m×n的RAM,WE及ME的電位分別為()時(shí),為數(shù)據(jù)寫(xiě)入。
A.WE=1,ME=0
B.WE=1,ME=1
C.WE=0,ME=0
D.WE=0,ME=1
如圖所示總線結(jié)構(gòu)的原理圖,4個(gè)寄存器A,B,C和D,其控制字CON=()
A.W1W2W3W4
B.LAEALBEBLCECLDEDCLK
C.LAEALBEBLCECLDED
MDR和MAR以及RAM的聯(lián)系如圖所示,MDR和MAR分別是()位的寄存器。
A.8,8
B.8,12
C.12,8
D.12,12
A.1024個(gè)二進(jìn)制符號(hào)
B.1000個(gè)二進(jìn)制符號(hào)
C.1024個(gè)字節(jié)
D.1000個(gè)字節(jié)
最新試題
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
按照是否需要刷新操作分類,RAM可分為()和()。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
SPI總線有四工作模式,取決于()和()這兩位的組合。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。