A.流水CPU是以空間并行性為原理構(gòu)造的處理器
B.流水CPU一定是RISC機(jī)器
C.流水CPU一定是多媒體CPU
D.流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù)
您可能感興趣的試卷
你可能感興趣的試題
A.高速芯片
B.兩套相互獨(dú)立的讀寫電路
C.流水技術(shù)
D.新型器件
A.RAM存儲(chǔ)器
B.ROM存儲(chǔ)器
C.主存儲(chǔ)器
D.cache、主存儲(chǔ)器和外存儲(chǔ)器
A. 不需要應(yīng)答信號(hào)
B. 總線長(zhǎng)度較短
C. 用一個(gè)公共時(shí)鐘信號(hào)進(jìn)行同步
D. 各部件存取時(shí)間較為接近
A. 每一條機(jī)器指令由一條微指令來執(zhí)行
B. 每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行
C. 一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行
D. 一條微指令由若干條機(jī)器指令組成
A.提高主存儲(chǔ)器的存取速度
B.擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間,并能進(jìn)行自動(dòng)管理和調(diào)度
C.提高外存儲(chǔ)器的存取速度
D.擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對(duì)硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲(chǔ)信息的。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。