A.RAM存儲器
B.ROM存儲器
C.主存儲器
D.cache、主存儲器和外存儲器
您可能感興趣的試卷
你可能感興趣的試題
A. 不需要應(yīng)答信號
B. 總線長度較短
C. 用一個(gè)公共時(shí)鐘信號進(jìn)行同步
D. 各部件存取時(shí)間較為接近
A. 每一條機(jī)器指令由一條微指令來執(zhí)行
B. 每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行
C. 一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行
D. 一條微指令由若干條機(jī)器指令組成
A.提高主存儲器的存取速度
B.擴(kuò)大主存儲器的存儲空間,并能進(jìn)行自動(dòng)管理和調(diào)度
C.提高外存儲器的存取速度
D.擴(kuò)大外存儲器的存儲空間
A.8M
B.16MB
C.16M
D.8MB
A. 原碼
B. 補(bǔ)碼
C. 移碼
D. 反碼
最新試題
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個(gè)指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
主存儲器通常由以下哪些部分組成?()
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
存儲在能永久保存信息的器件中的程序被稱為()。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
計(jì)算機(jī)的I/O接口是()之間的交接界面。