A.微功耗
B.高速度
C.高抗干擾能力
D.電源范圍寬
您可能感興趣的試卷
你可能感興趣的試題
A.降低飽和深度
B.增加飽和深度
C.采用有源泄放回路
D.采用抗飽和三極管
A.懸空
B.通過(guò)電阻2.7kΩ接電源
C.通過(guò)電阻2.7kΩ接地
D.通過(guò)電阻510Ω接地
A.正或門
B.正非門
C.正與門
D.負(fù)或門
A.TSL門
B.OC門
C.漏極開路門
D.CMOS與非門
A.與非門
B.三態(tài)輸出門
C.集電極開路門
D.漏極開路門
最新試題
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)()。
利用2個(gè)74LS138和1個(gè)非門,可以擴(kuò)展得到1個(gè)()線譯碼器。
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
一個(gè)VHDL模塊是否必須有一個(gè)實(shí)體和一個(gè)結(jié)構(gòu)體?是否可以有多個(gè)實(shí)體和結(jié)構(gòu)體?簡(jiǎn)述它們的作用。
DRAM4164有2根片選線(RAS和CAS)、8根地址線和1根數(shù)據(jù)線。請(qǐng)判斷它的存儲(chǔ)容量為多少?
TTL與非門閾值電壓UT的典型值是()
ROM可以用來(lái)存儲(chǔ)程序、表格和大量固定數(shù)據(jù),但它不可以用來(lái)實(shí)現(xiàn)()。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
10-4線優(yōu)先編碼器允許同時(shí)輸入()路編碼信號(hào)。
兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。