問答題假設(shè)某存儲器總線采用同步通信方式,時鐘頻率為50MHz時鐘,每個總線事務(wù)以突發(fā)方式傳輸8個字,以支持塊長為8個字的Cache行讀和Cache行寫,每字4字節(jié)。對于讀操作,訪問順序是1個時鐘周期接受地址,3個時鐘周期等待存儲器讀數(shù),8個時鐘周期用于傳輸8個字。對于寫操作,訪問順序是1個時鐘周期接受地址,2個時鐘周期延遲,8個時鐘周期用于傳輸8個字,3個時鐘周期恢復(fù)和寫入糾錯碼。對于以下訪問模式,求出該存儲器讀/寫時在存儲器總線上的帶寬。65%的訪問為讀操作,35%的訪問為寫操作。

您可能感興趣的試卷

你可能感興趣的試題

最新試題

由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()

題型:單項(xiàng)選擇題

()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。

題型:單項(xiàng)選擇題

將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項(xiàng)選擇題

將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項(xiàng)選擇題

主存儲器通常由以下哪些部分組成?()

題型:多項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。

題型:問答題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項(xiàng)選擇題

已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。

題型:單項(xiàng)選擇題

RAM記憶單元從6管變到4管,在保持狀態(tài)時沒有外加電源供電,使得RAM成為了()。

題型:單項(xiàng)選擇題

存儲器堆棧需要設(shè)置一個專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。

題型:單項(xiàng)選擇題