放大電路如下圖示,Rb1=8kΩ,Rb2=52kΩ,RC=8.7kΩ,Re=1.3KΩ,rbb=300Ω,+VCC=+15V,β=20,UBE=0.7V,電容容量足夠大,求:
⑴靜態(tài)工作點(diǎn);
⑵電壓放大倍數(shù)Au;
⑶輸入電阻Ri和Ro
⑷若RS=1kΩ,求Aus;
⑸若Ce開(kāi)路,求Au。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?6位7段數(shù)碼管動(dòng)態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時(shí)顯示各自對(duì)應(yīng)的數(shù)字,控制數(shù)碼管位選信號(hào)的動(dòng)態(tài)掃描時(shí)鐘信號(hào)頻率約為多少?()
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無(wú)效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長(zhǎng)時(shí)間?()
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號(hào)均通過(guò)電容耦合進(jìn)行傳輸(注意圖中未畫(huà)出電容),要實(shí)現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
?TTL或非門(mén)組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()
當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
已知某N溝道增強(qiáng)型MOS場(chǎng)效應(yīng)管的。下表給出了四種狀態(tài)下和的值,那么各狀態(tài)下器件的工作狀態(tài)為()。
?verilogHDL中已經(jīng)預(yù)先定義了的門(mén)級(jí)原型的符號(hào)有()。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。