單項(xiàng)選擇題若8253的計(jì)數(shù)器0工作在方式3,CLK脈沖頻率為100KHz,當(dāng)計(jì)數(shù)初值為25時(shí),OUT端輸出方波的正半周期和負(fù)半周期的寬度分別為()。

A.130us,120us
B.250us,250us
C.120us,130us
D.125us,125us


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題在8253的6種工作方式中,既可以軟件啟動(dòng)也可以硬件啟動(dòng)的工作方式有()。

A.方式0和4
B.方式1和5
C.方式2和3
D.方式2和4

2.單項(xiàng)選擇題下面是關(guān)于8259A可編程中斷控制器的敘述,其中錯(cuò)誤的是()

A.8259A具有將中斷源按優(yōu)先級(jí)排隊(duì)的功能
B.8259A具有辨認(rèn)中斷源的功能
C.8259A具有向CPU提供中斷向量的功能
D.一片8259A具有4根中斷請(qǐng)求線

3.單項(xiàng)選擇題存儲(chǔ)器是計(jì)算機(jī)的記憶設(shè)備,它主要用來()

A.存放數(shù)據(jù)
B.存放程序
C.存放數(shù)據(jù)和程序
D.存放微程序

4.單項(xiàng)選擇題


執(zhí)行上述指令序列后,SP寄存器的值是()

A.3210H
B.320EH
C.320FH
D.3212H

5.單項(xiàng)選擇題當(dāng)一個(gè)無符號(hào)數(shù)大于120時(shí)程序轉(zhuǎn)移,需使用條件轉(zhuǎn)移指令()

A.JBE(或JNA)
B.JNBE(或JA)
C.JNB(或JAE)
D.JB(或JNAE)

最新試題

在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。

題型:判斷題

在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。

題型:填空題

8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。

題型:判斷題

在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()

題型:判斷題

ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()

題型:判斷題

MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。

題型:?jiǎn)雾?xiàng)選擇題

SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。

題型:填空題

指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()

題型:判斷題

某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。

題型:?jiǎn)雾?xiàng)選擇題

容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。

題型:填空題