A.地址鎖存控制引腳
B.復(fù)位引腳
C.讀選通引腳
D.寫(xiě)選通引腳
您可能感興趣的試卷
你可能感興趣的試題
A.外接定時(shí)器
B.外接串行口
C.外部中斷
D.外接晶振
A.0組
B.1組
C.2組
D.3組
A.RAM
B.ROM
C.CPU
D.寄存器
A.源程序
B.匯編程序
C.二進(jìn)制數(shù)
D.BCD碼
A.CPU的控制器
B.CPU的運(yùn)算器
C.外部程序存儲(chǔ)器
D.外部數(shù)據(jù)存儲(chǔ)器
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
按照是否需要刷新操作分類,RAM可分為()和()。
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()