分析如圖所示電路,寫出輸出與輸入的邏輯表達(dá)式(圖中均為CMOS門電路)。
各圖的邏輯式為:
如圖所示為CMOS門電路,試求輸出的邏輯狀態(tài)。
用卡諾圖化簡(jiǎn)下列各式。
卡諾圖如圖所示,其化簡(jiǎn)后的結(jié)果為:
最新試題
磁通量的單位為()
導(dǎo)體的長(zhǎng)度和直徑都增大為原來的2倍,其阻值變?yōu)樵瓉淼模ǎ?/p>
容抗與正弦電流的頻率成反比,頻率越高,容抗越小,因此電容器對(duì)高頻電流阻礙作用較小。()
兩個(gè)電阻R1和R2并聯(lián),若R1=2R2,R1消耗的功率為1W,則R2消耗的功率為()
將毫伏表改裝成一個(gè)大量程的伏特表需()