問答題
按照下列要求,編寫相應(yīng)的程序段:
有兩個(gè)32位數(shù)值,按“小端方式”存放在兩個(gè)緩沖區(qū)buffer1和buffer2中,編寫程序段完成DX.AX←buffer1-buffer2功能。
您可能感興趣的試卷
最新試題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
題型:判斷題
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
題型:判斷題
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
題型:判斷題
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
題型:填空題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
題型:填空題
按照是否需要刷新操作分類,RAM可分為()和()。
題型:填空題
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
題型:填空題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
題型:判斷題
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
題型:填空題
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
題型:?jiǎn)雾?xiàng)選擇題