單項(xiàng)選擇題下面所列的(),不屬于系統(tǒng)總線接口的功能。

A.數(shù)據(jù)緩存
B.數(shù)據(jù)轉(zhuǎn)換
C.狀態(tài)設(shè)置
D.完成算術(shù)及邏輯運(yùn)算


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題數(shù)據(jù)總線、地址總線、控制總線三類是根據(jù)()來劃分的。

A.總線所處的位置
B.總線傳送的內(nèi)容
C.總線的傳送方式
D.總線的傳送方向

2.單項(xiàng)選擇題CPU的控制總線提供()。

A.數(shù)據(jù)信號(hào)流
B.所有存儲(chǔ)器和I/O設(shè)備的時(shí)序信號(hào)及控制信號(hào)
C.來自I/O設(shè)備和存儲(chǔ)器的響應(yīng)信號(hào)
D.B和C

3.單項(xiàng)選擇題系統(tǒng)總線中地址線的功能是()。

A.用于選擇主存單元地址
B.用于選擇進(jìn)行信息傳送的設(shè)備
C.用于選擇外存地址
D.用于指定主存和I/O設(shè)備接口電路的地址

4.單項(xiàng)選擇題以下總線結(jié)構(gòu)中,從吞吐量來看,()最強(qiáng)。

A.三總線系統(tǒng)
B.單總線系統(tǒng)
C.雙總線系統(tǒng)
D.多總線系統(tǒng)

5.單項(xiàng)選擇題以下總線結(jié)構(gòu)中,從信息流的傳送效率來看,()工作效率最低。

A.三總線系統(tǒng)
B.單總線系統(tǒng)
C.雙總線系統(tǒng)
D.多總線系統(tǒng)

最新試題

動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲(chǔ)信息的。

題型:單項(xiàng)選擇題

寫出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個(gè)指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。

題型:問答題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。

題型:問答題

已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。

題型:單項(xiàng)選擇題

存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。

題型:單項(xiàng)選擇題

將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項(xiàng)選擇題

將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。

題型:單項(xiàng)選擇題

主存儲(chǔ)器通常由以下哪些部分組成?()

題型:多項(xiàng)選擇題