A.CPU與系統(tǒng)總線之間
B.系統(tǒng)總線與I/O設(shè)備之間
C.主存與I/O設(shè)備之間
D.運(yùn)算器與I/O設(shè)備之間
您可能感興趣的試卷
你可能感興趣的試題
A.01
B.00
C.10
D.11
A、ADD. SI,AX
B、ADD .15H,BX
C、MOV .CS,AX
D、MOV . AX,[SI][DI]
A.0FF00H;0100H
B.0FF00H;0FF00H
C.0100H;0100H
D.0100H;0FF00H
A.AF
B.IF
C.DF
D.TF
A.SP
B.BP
C.DI
D.SI
最新試題
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級(jí)問題。
在8086系統(tǒng)中,一條指令最少以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
通常,數(shù)據(jù)總線寬度和計(jì)算機(jī)的()一致。
下列各項(xiàng)可作為中斷源的是()。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
已知BX的內(nèi)容為無符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。