A.A0—A10
B.A0—A15
C.A11—A15
D.A10—A15
您可能感興趣的試卷
你可能感興趣的試題
A.A0—A15和D0—D7
B.A0—A10和D0—D7
C.A0—A11和D0—D7
D.A0—A11和D0—D15
A.存儲(chǔ)容量小
B.存取速度低
C.功耗大
D.外圍電路復(fù)雜
A.1K×4
B.2K×8
C.512×4
D.1K×8
A.無(wú)條件傳送
B.查詢方式傳送
C.DMA方式
D.中斷方式傳送
A.CPU
B.外部設(shè)備
C.DMAC
D.存儲(chǔ)器
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()