A.當(dāng)前正在執(zhí)行的指令
B.下一條要執(zhí)行的指令
C.下一條要執(zhí)行的指令的偏移地址
D.指令中的操作數(shù)
您可能感興趣的試卷
你可能感興趣的試題
A.可執(zhí)行代碼的長(zhǎng)度
B.當(dāng)前正在執(zhí)行的指令的段地址和偏移地址
C.下一條待執(zhí)行的指令的段地址和偏移地址
D.代碼段的首地址
A.1000×1000b
B.1024×1024b
C.1000×1000B
D.1024×1024B
A.CPU、ALU
B.ALU、BIU
C.EU、BIU
D.CPU、BIU
A.二進(jìn)制數(shù)
B.十六進(jìn)制數(shù)
C.二進(jìn)制編碼的十進(jìn)制數(shù)
D.以上都不對(duì)
A.258
B.134
C.313
D.296
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
I2C總線的通信速率僅由主機(jī)確定。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()