A.端口
B.接口
C.總線
您可能感興趣的試卷
你可能感興趣的試題
A.BX、BP、SP、DX
B.BX、BP、SI、DI
C.BX、BP、SP、IP
A.數(shù)據(jù)段
B.代碼段
C.附加段
D.堆棧段
A.字節(jié)
B.字
C.雙字
D.八字節(jié)
A.SS
B.DS
C.ES
D.CS
A.8位
B.16位
C.32位
D.64位
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。