A.-127~+127
B.-127~+128
C.-128~+127
D.-128~+128
您可能感興趣的試卷
你可能感興趣的試題
A.原碼
B.反碼
C.補(bǔ)碼
D.BCD碼
A.CPU
B.主存儲(chǔ)器
C.硬盤
D.顯示器
A.運(yùn)算器
B.主存儲(chǔ)器
C.CPU
D.輸入/輸出設(shè)備
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。