您可能感興趣的試卷
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪(fǎng)問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪(fǎng)問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪(fǎng)問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪(fǎng)問(wèn)的()性。
在查詢(xún)式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
SPI總線(xiàn)有四工作模式,取決于()和()這兩位的組合。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線(xiàn)調(diào)試。()
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
SPI總線(xiàn)的4個(gè)信號(hào)是()、()、()和/CS或/SS。
SPI總線(xiàn)是一種()形總線(xiàn)結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。