設(shè)有四種組合邏輯電路,它們的輸入波形A、B、C、D,如下圖(a)所示,其對(duì)應(yīng)的輸出波形為W、X、Y、Z,如下圖(b)所示,試分別寫出其最簡(jiǎn)化邏輯表達(dá)式。
采用JK觸發(fā)器組成電路,得到如圖所示的輸出波形,試問需要幾個(gè)觸發(fā)器;
根據(jù)題中給出的波形,要設(shè)計(jì)的計(jì)數(shù)器為六進(jìn)制,故需要三個(gè)觸發(fā)器
已知全加器真值表和74LS138譯碼器如下圖所示,試用一片74LS138譯碼器和盡可能少的門電路實(shí)現(xiàn)其全加器的功能。其中Ai、Bi為加數(shù),Ci-1為低位來的進(jìn)位,Si為本位和,Ci為向高位的進(jìn)位。(要求:寫出簡(jiǎn)要的分析過程,并畫出電路圖)