typedef struct{
int num;
char *name;
} vec_rec;
則在IA32機(jī)器上,sizeof(vec_rec) = ()
A.4
B.8
C.12
D.16
您可能感興趣的試卷
你可能感興趣的試題
A.f快
B.g快
C.兩函數(shù)一樣快
D.與n有關(guān)
A.指針的使用會妨礙優(yōu)化
B.函數(shù)調(diào)用會妨礙優(yōu)化
C.可以用內(nèi)聯(lián)函數(shù)替換來優(yōu)化函數(shù)調(diào)用
D.應(yīng)最大程度的優(yōu)化,而不僅限于安全的優(yōu)化
A.選擇合適的算法
B.編寫編譯器能有效優(yōu)化的代碼
C.選擇復(fù)雜的數(shù)據(jù)結(jié)構(gòu),盡量使用指針
D.運(yùn)用并行計(jì)算的方法
A.8
B.10
C.12
D.16
A.8
B.10
C.12
D.16
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個(gè)指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動態(tài)存儲器還是靜態(tài)存儲器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級結(jié)構(gòu)存儲器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
使用硬件堆棧時(shí),其中()移動。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。