您可能感興趣的試卷
你可能感興趣的試題
A.擴(kuò)大主存容量
B.提高CPU運(yùn)行速度
C.提高總線速度
D.提高主存速度
A.12
B.13
C.11
D.10
A.控制處理器工作
B.解決總線共享和產(chǎn)生控制信號(hào)
C.提高總線驅(qū)動(dòng)能力
D.以上都不是
A.提高總線控制能力
B.提高總線驅(qū)動(dòng)能力
C.控制協(xié)處理器
D.解決總線共享控制問(wèn)題
最新試題
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()