A.上升沿觸發(fā)
B.下降沿觸發(fā)
C.高電平觸發(fā)
D.低電平觸發(fā)
您可能感興趣的試卷
你可能感興趣的試題
A.HLDA
B.INTA
C.INTR
D.HOLD
A.CPU不干預(yù)傳送
B.CPU干預(yù)傳送
C.數(shù)據(jù)經(jīng)過CPU
D.在存儲(chǔ)器到存儲(chǔ)器的傳送過程中數(shù)據(jù)不經(jīng)過DMA控制器
A.查詢傳送
B.中斷傳送
C.DMA方式
D.無條件傳送
A.無條件傳送
B.中斷傳送
C.查詢傳送
D.DMA傳送
A、F000:F84D
B、A019:8ACC
C、CC8A:19A0
D、4DF8:00F0

最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
I2C總線的通信速率僅由主機(jī)確定。