A.數(shù)據(jù)信息
B.控制信息
C.狀態(tài)信息
D.以上三種都是
您可能感興趣的試卷
你可能感興趣的試題
最新試題
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
I2C總線(xiàn)的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線(xiàn)的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線(xiàn)有()根,數(shù)據(jù)線(xiàn)有()根。
在查詢(xún)式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
SPI總線(xiàn)是一種()形總線(xiàn)結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。