A.頻譜混疊
B.頻譜泄露
C.柵欄效應(yīng)
D.吉布斯效應(yīng)
您可能感興趣的試卷
你可能感興趣的試題
A.0.1Hz
B.10Hz
C.1000Hz
D.10kHz
A.分段時(shí)不重疊
B.各段圓周卷積結(jié)果前面M-1個(gè)結(jié)果重疊
C.各段結(jié)果直接重疊相加輸出即可
D.分段結(jié)果都通過FFT計(jì)算
A.DFT具有隱含的周期特性
B.DFT是對(duì)DTFT取主值序列得到的
C.DFS是周期的
D.DFT是對(duì)z平面上的單位圓進(jìn)行均勻采樣得到的
A.x(0)
B.x(1)
C.x(N-1)
D.x(N)
A.1
B.N
C.N/2
最新試題
對(duì)于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時(shí),可以使用下面的哪個(gè)輔助寄存器(),用于雙操作數(shù)的間接尋址。
對(duì)長(zhǎng)度為1024點(diǎn)的信號(hào)進(jìn)行二層小波包變換,信號(hào)被分解為4個(gè)小數(shù)據(jù)包,將其中最左邊的第一個(gè)數(shù)據(jù)包的小波系數(shù)置零,然后對(duì)信號(hào)進(jìn)行重構(gòu),其作用等價(jià)于()
采用C語言開發(fā)C54x DSP程序時(shí),將產(chǎn)生以下數(shù)據(jù)段和程序段,請(qǐng)問以下數(shù)據(jù)段中哪些通常為未初始化變量保留存儲(chǔ)空間()
IIR網(wǎng)絡(luò)中運(yùn)算速度最快的是()。
TMS320C54x DSP一般都采用雙電源、分內(nèi)核電源和IO電源。IO電源采用()供電。
以TMS320VC5416為例,若設(shè)置PMST寄存器的值為0x7FA0,則再次發(fā)生復(fù)位中斷時(shí),PC將跳轉(zhuǎn)到程序空間中地址()(即復(fù)位中斷向量地址)處開始執(zhí)行程序。
對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通常可以在硬件初始化時(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()
系統(tǒng)在數(shù)字信號(hào)處理時(shí)的基本算法是()。
離散傅立葉變換(DFT)的實(shí)質(zhì)是()。