您可能感興趣的試卷
你可能感興趣的試題
A.當(dāng)CPU在執(zhí)行指令時,CPU與DMA控制器同時提出了對主存訪問的要求,這是應(yīng)首先滿足CPU的要求,以免指令執(zhí)行發(fā)生錯誤,而DMA傳送數(shù)據(jù)是可等待的
B.DMA周期挪用方式是在CPU訪問存儲器總線周期結(jié)束時,插入一個DMA訪問周期。在此期間,CPU等待或執(zhí)行不需要訪問內(nèi)存的操作
C.因?yàn)镈MA傳送是在DMA控制器控制下內(nèi)存與外設(shè)直接數(shù)據(jù)傳送,因此在這種方式中,始終不需要CPU干預(yù)
D.CPU在接到DMA請求后,必須盡快地在一條指令執(zhí)行后予以響應(yīng)
A.非向量中斷是單一中斷源的中斷,而向量中斷是多中斷源的中斷
B.非向量中斷只有單一中斷處理程序入口,而向量中斷有多個中斷處理程序入口
C.非向量中斷是單級中斷,而向量中斷可以實(shí)現(xiàn)多級中斷
D.非向量不能作為中斷隱指令,而向量可以形成隱指令
A.使CPU能找到中斷處理程序的入口地址
B.使中斷返回后,能回到斷點(diǎn)處繼續(xù)原程序的執(zhí)行
C.使CPU和外圍設(shè)備能并行工作
D.為了實(shí)現(xiàn)中斷嵌套
最新試題
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。
計算機(jī)采用總線結(jié)構(gòu)的好處是()。
使用硬件堆棧時,其中()移動。
計算機(jī)的I/O接口是()之間的交接界面。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號的字符編碼方案。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
RAM記憶單元從6管變到4管,在保持狀態(tài)時沒有外加電源供電,使得RAM成為了()。
存儲器堆棧需要設(shè)置一個專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。