您可能感興趣的試卷
你可能感興趣的試題
設(shè),,,在某時(shí)刻分別為0、1和0,此時(shí)CPU進(jìn)行的操作是()
A.存儲(chǔ)器讀
B.存儲(chǔ)器寫(xiě)
C.I/O口讀
D.I/O口寫(xiě)
A.寄存器尋址
B.立即數(shù)尋址
C.直接尋址
D.變址尋址
A.當(dāng)前指令的數(shù)據(jù)
B.當(dāng)前指令的地址
C.下一條指令的數(shù)據(jù)
D.下一條指令的地址
最新試題
I2C總線的兩條信號(hào)線的名稱(chēng)是()和()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()