A.存放數(shù)據(jù)
B.存放程序
C.存放數(shù)據(jù)和程序
D.存放微程序
您可能感興趣的試卷
你可能感興趣的試題
A.存貯器
B.寄存器
C.運(yùn)算器
D.計(jì)數(shù)器
A.微處理器
B.微型計(jì)算機(jī)
C.微型計(jì)算機(jī)系統(tǒng)
D.計(jì)算機(jī)
A.CPU內(nèi)部數(shù)據(jù)總線的位數(shù)。
B.CPU外部數(shù)據(jù)總線的位數(shù)。
C.CPU地址總線的位數(shù)。
D.CPU中運(yùn)算器一次能處理二進(jìn)制數(shù)的最大位數(shù)。
A.系統(tǒng)總線
B.通信總線
C.數(shù)據(jù)總線
D.片內(nèi)總線
A.B
B.KB
C.MB
D.GB
最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
按照是否需要刷新操作分類,RAM可分為()和()。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()