A.AX
B.BX
C.CX
D.DX
您可能感興趣的試卷
你可能感興趣的試題
當(dāng)8086CPU讀I/O接口時(shí),信號(hào)和DT/R的狀態(tài)必須是()
A.00
B.01
C.10
D.11
當(dāng)8086CPU讀寫內(nèi)存的一個(gè)規(guī)則(對準(zhǔn))字(16位)時(shí),和A0的狀態(tài)必須是()
A.00
B.01
C.10
D.11
A.8位
B.16位
C.24位
D.32位
A.上升邊
B.下降邊
C.高電平
D.低電平
A.6條
B.8條
C.16條
D.20條
最新試題
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
按照是否需要刷新操作分類,RAM可分為()和()。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。