A.AND AX,0FF00H
B.OR BX,00FFH
C.XOR CX,00FFH
D.TEST AX,0FF00H
您可能感興趣的試卷
你可能感興趣的試題
A.AND AX,0FF00H
B.OR BX,00FFH
C.XOR CX,00FFH
D.TEST AX,0FF00H
A.增量
B.減量
C.不確定
A.正常工作
B.暫停
C.程序調(diào)試
A.AX,AL
B.BX,AL
C.BX,BL
D.AX,BL
對(duì)于簡(jiǎn)化的微機(jī)硬件結(jié)構(gòu),IR從PROM接收到指令字,同時(shí)將指令字分送到()和W總線上去,左4位即最高有效位為();右4位即最低有效位為()。
A.控制部件CON,指令字段,地址字段
B.算術(shù)邏輯部件ALU,指令字段,地址字段
C.控制部件CON,地址字段,指令字段
D.算術(shù)邏輯部件ALU,地址字段,指令字段
最新試題
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
按照是否需要刷新操作分類,RAM可分為()和()。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()