A.CPU向其它主設(shè)備請求使用總線。
B.其它主設(shè)備向CPU請求使用總線。
C.CPU允許其它主設(shè)備使用總線。
D.其它主設(shè)備允許CPU使用總線。
您可能感興趣的試卷
你可能感興趣的試題
A.CPU向其它主設(shè)備請求使用總線。
B.其它主設(shè)備向CPU請求使用總線。
C.CPU允許其它主設(shè)備使用總線。
D.其它主設(shè)備允許CPU使用總線。
A.CPU通知外設(shè)中斷請求已被響應(yīng)。
B.外設(shè)通知CPU中斷請求已被響應(yīng)。
C.CPU向外設(shè)請求中斷。
D.外設(shè)向CPU請求中斷。
8086微處理器的引腳是用于:()
A.CPU通知外設(shè)中斷請求已被響應(yīng)。
B.外設(shè)通知CPU中斷請求已被響應(yīng)。
C.CPU向外設(shè)請求中斷。
D.外設(shè)向CPU請求中斷。
A.當(dāng)存儲器或I/O設(shè)備的工作速度高于CPU時,請求CPU給予處理。
B.當(dāng)存儲器或I/O設(shè)備的工作速度低于CPU時,請求CPU給予處理。
C.當(dāng)存儲器或I/O設(shè)備的工作速度高于CPU時,請求存儲器或I/O設(shè)備給予處理。
D.當(dāng)存儲器或I/O設(shè)備的工作速度低于CPU時,請求存儲器或I/O設(shè)備給予處理。
A.既可以是地址線,也可以是控制線
B.既可以是數(shù)據(jù)線,也可以是控制線
C.在同一時刻既作為數(shù)據(jù)線使用也作為地址線使用
D.在不同時刻分別作為數(shù)據(jù)線和地址線使用
最新試題
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
增計數(shù)模式的計數(shù)過程是()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()