A.loop指令的跳轉(zhuǎn)范圍是-128~127
B.CX=10時(shí),執(zhí)行l(wèi)oop指令,IP的值一定減小
C.CX=0時(shí),執(zhí)行l(wèi)oop指令后,CX=0ffffh
D.CX=1時(shí),執(zhí)行l(wèi)oop指令,IP的值不變
您可能感興趣的試卷
你可能感興趣的試題
源程序中有如下兩個(gè)按先后順序定義的段:
如果a段中“1” 這個(gè)數(shù)據(jù)的物理地址是X,則b段中“1”這個(gè)數(shù)據(jù)的物理地址是()。
A.X
B.X+1
C.X+16
D.X+64
A.實(shí)現(xiàn)內(nèi)存地址連續(xù)的8個(gè)字型數(shù)據(jù)的累加,循環(huán)結(jié)構(gòu)與順序結(jié)構(gòu)相比,代碼占得空間可以更少
B.循環(huán)結(jié)構(gòu)與順序結(jié)構(gòu)相比,實(shí)現(xiàn)相同的功能可以執(zhí)行更少的代碼
C.只有使用loop指令才能實(shí)現(xiàn)循環(huán)結(jié)構(gòu)
D.雙層循環(huán)結(jié)構(gòu)中的所有匯編指令被執(zhí)行的次數(shù)相同
A.mov ax,ds
B.push [bx]
C.inc [bx]
D.add bp,2
A.①、②
B.①、③、②
C.若指令是轉(zhuǎn)移指令,過(guò)程為①、③、②,不是則過(guò)程為①、②
D.若指令是轉(zhuǎn)移指令,過(guò)程為①、②,不是則過(guò)程為①、③、②
A.8086CPU有20根地址總線,它的尋址能力為1MB
B.一個(gè)物理地址可以對(duì)應(yīng)多個(gè)段地址與偏移地址
C.因?yàn)槎渭拇嫫魇?6位,所以一個(gè)段最大為64KB
D.CPU內(nèi)部有一個(gè)能合成20位地址的地址加法器
最新試題
IA-32微處理器有多種尋址方式可以訪問(wèn)存儲(chǔ)單元,但訪問(wèn)I/O端口時(shí)只有兩種尋址方式,是直接尋址和()。
MIPS匯編的算術(shù)運(yùn)算類(lèi)指令的寄存器可以是8位、16位和32位。
MIPS按照指令的基本格式可以分為三種類(lèi)型,以下不屬于這三種類(lèi)型的是()。
la指令是取存儲(chǔ)器地址指令,是一條宏指令。
如果$t1>=$t2,則跳轉(zhuǎn)到again標(biāo)號(hào)處,正確的指令是()。
IA-32指令中,要將DX的內(nèi)容送入堆棧中從當(dāng)前棧頂起第10個(gè)字中,應(yīng)使用()語(yǔ)句。
如果$t0=0,則跳轉(zhuǎn)到next標(biāo)號(hào)處,正確的指令是()。
mov eax,[8000H]指令的源操作數(shù)采用()尋址方式。
假設(shè)AL=80H,執(zhí)行MOVSX DX,AL后,DX=()。
MIPS匯編的右移指令分邏輯右移和算術(shù)右移指令。