A.CPU總線
B.系統(tǒng)總線
C.PCI總線
D.ISA總線
您可能感興趣的試卷
你可能感興趣的試題
A.指令周期是指CPU執(zhí)行某條指令的時間
B.一個指令周期常常包含若干個CPU周期
C.一個CPU周期包含若干時鐘周期
D.一條機(jī)器指令對應(yīng)一個微程序,微程序是由若干條微指令序列組成
A.程序員調(diào)度的
B.操作系統(tǒng)管理的
C.由程序員和操作系統(tǒng)共同協(xié)調(diào)完成的
D.硬件自動完成的
A.223
B.224
C.225
D.226
A.指令條數(shù)比CISC少
B.指令長度固定,指令格式種類少,尋址方式種類少
C.在程序中出現(xiàn)頻率占80%的指令占指令總數(shù)的20%
D.只有取數(shù)/存數(shù)指令訪問存儲器
A.SRAM和DRAM都是易失性存儲器
B.ROM存儲器內(nèi)容是預(yù)置的,固定的,無法改寫
C.多模塊交叉存儲器主要是解決主存空間不夠大的問題
D.cache存儲器是為了解決CPU和主存之間在速度上不匹配的問題
最新試題
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。
在現(xiàn)代計算機(jī)系統(tǒng)的多級層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號的字符編碼方案。
在堆棧計算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
若I/O類指令采用獨(dú)立編址,對系統(tǒng)帶來的影響主要是()。
主存儲器通常由以下哪些部分組成?()
RAM記憶單元從6管變到4管,在保持狀態(tài)時沒有外加電源供電,使得RAM成為了()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。