A.采用速度更快的主存
B.在CPU和主存之間插入少量的高速緩沖存儲器
C.在CPU周期中插入等待周期
D.擴(kuò)大主存的容量
您可能感興趣的試卷
你可能感興趣的試題
A.先進(jìn)后出
B.隨機(jī)
C.只讀
D.先進(jìn)先出
A.可隨意訪問存儲器
B.按隨機(jī)文件訪問存儲器
C.可對存儲器進(jìn)行讀出與寫入
D.可按地址訪問存儲器任一編址單元,其訪問時間相同且與地址無關(guān)
下列說法中正確的是()。
Ⅰ.半導(dǎo)體RAM信息可讀可寫,且斷電后仍能保持記憶
Ⅱ.動態(tài)RAM是易失性RAM,且靜態(tài)RAM中的存儲信息是不易失的
Ⅲ.半導(dǎo)體RAM是易失性RAM,但只要電源不斷電,所存信息是不丟失的
Ⅳ.半導(dǎo)體RAM是非易失性RAM
A.Ⅰ、Ⅱ
B.只有Ⅲ
C.Ⅱ、Ⅳ
D.全錯
A.19
B.18
C.17
D.16
A.128
B.256
C.1024
D.16384
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
在堆棧計算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
若I/O類指令采用獨(dú)立編址,對系統(tǒng)帶來的影響主要是()。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。
從給定的選項中選擇你認(rèn)為正確的一項。A.讀取指令B.指令譯碼C.下一條指令地址的計算D.數(shù)據(jù)計算E.控制器設(shè)計簡單F.控制器設(shè)計復(fù)雜(1)一個指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點是()。(5)指令流水線方式是提高計算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
從給定的選項中選擇你認(rèn)為正確的一項。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實用中把浮點數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項處理稱之為()。
在現(xiàn)代計算機(jī)系統(tǒng)的多級層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
計算機(jī)采用總線結(jié)構(gòu)的好處是()。
在計算機(jī)存儲層次結(jié)構(gòu)中,以下哪種存儲器技術(shù)能同時具備高速訪問、低功耗和大容量?()
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。