單項(xiàng)選擇題在當(dāng)前微機(jī)中,比較常用的并且有較高數(shù)據(jù)傳輸率的總線結(jié)構(gòu)是()。

A.ISA
B.EISA
C.VESA
D.PCI


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題在總線結(jié)構(gòu)的CPU中,各個部件連接到總線上,在某一時間()。

A.只有一個部件可以向總線發(fā)送信息,并且只有一個部件能從總線上接收信息。
B.只有一個部件可以向總線發(fā)送信息,但可以有多個部件同時從總線上接收信息。
C.可以有一個以上部件向總線發(fā)送信息,但只有一個部件可從總線上接收信息。
D.可以有一個以上部件向總線發(fā)送信息,并且可以有多個部件同時從總線上接收信息。

2.單項(xiàng)選擇題采用間接尋址方式,則指令中的地址碼是()

A.操作數(shù)的形式地址
B.操作數(shù)的有效地址
C.操作數(shù)的間接地址
D.操作數(shù)

3.單項(xiàng)選擇題在下面幾種數(shù)據(jù)傳送的控制方式中,不能實(shí)現(xiàn)CPU和輸入輸出設(shè)備并行工作的是()。

A.程序直接控制方式
B.程序中斷方式
C.DMA輸入輸出方式
D.通道控制方式

4.單項(xiàng)選擇題下面關(guān)于指令流水線的敘述中,錯誤的是()。

A.采用指令流水線,使得一條指令執(zhí)行的過程變短
B.指令流水線可以大大加快程序執(zhí)行的速度
C.指令流水線在許多情況下會遭到破壞
D.指令流水線中的每個流水段的時間相同

5.單項(xiàng)選擇題在多重中斷情況下,CPU現(xiàn)場信息可保存到()。

A.通用寄存器
B.控制存儲器
C.堆棧
D.外設(shè)接口

最新試題

已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。

題型:單項(xiàng)選擇題

刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。

題型:單項(xiàng)選擇題

動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。

題型:單項(xiàng)選擇題

已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。

題型:問答題

主存儲器通常由以下哪些部分組成?()

題型:多項(xiàng)選擇題

計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。

題型:問答題

由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()

題型:單項(xiàng)選擇題

()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。

題型:單項(xiàng)選擇題