A.數(shù)據(jù)寄存器
B.通用寄存器或累加器
C.程序狀態(tài)字
D.地址寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.1
B.2
C.4
D.8
A.程序計(jì)數(shù)器
B.指令寄存器
C.地址寄存器
D.地址譯碼器
A.程序計(jì)數(shù)器
B.指令寄存器
C.地址寄存器
D.地址譯碼器
A.3個(gè)階段執(zhí)行時(shí)間之和
B.3個(gè)階段執(zhí)行時(shí)間的平均值
C.3個(gè)階段執(zhí)行時(shí)間的最小值
D.3個(gè)階段執(zhí)行時(shí)間的最大值
A.為0
B.為1個(gè)周期
C.相等
D.不等
最新試題
在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()
計(jì)算機(jī)的內(nèi)存儲(chǔ)器與外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器(1)。內(nèi)存儲(chǔ)器可與CPU(2)交換信息。內(nèi)存儲(chǔ)器可分為(3)和ROM。空白(1)處應(yīng)選擇()
運(yùn)算器是CPU的核心部件之一,其主要功能是()。
在CPU的寄存器中,PSW用來存放()。
計(jì)算機(jī)的內(nèi)存儲(chǔ)器與外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器(1)。內(nèi)存儲(chǔ)器可與CPU(2)交換信息。內(nèi)存儲(chǔ)器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
指令周期是指()。
若內(nèi)存按字節(jié)編址,用存儲(chǔ)容量為4Kb×8的存儲(chǔ)器芯片構(gòu)成地址編號(hào)8000H至FFFFH的內(nèi)存空間,則至少需要()片。
計(jì)算機(jī)的存儲(chǔ)器采用多級(jí)方式是為了()。
控制器是構(gòu)成CPU的核心部件之一,它由多個(gè)硬件組成,而(1)不是構(gòu)成控制器的部件。目前cache已經(jīng)成為CPU的重要組成部分之一,在下面的關(guān)于cache的描述中,(2)是正確的。空白(1)處應(yīng)選擇()
控制器是構(gòu)成CPU的核心部件之一,它由多個(gè)硬件組成,而(1)不是構(gòu)成控制器的部件。目前cache已經(jīng)成為CPU的重要組成部分之一,在下面的關(guān)于cache的描述中,(2)是正確的??瞻祝?)處應(yīng)選擇()